Ylläpitotekniikoiden soveltaminen VHDL-kieleen perustuvassa suunnitteluprosessissa

Translated title of the contribution: Adapting of maintenance techniques in VHDL based design process

Marko Palola

Research output: Book/ReportReport

Abstract

Työssä suunniteltiin ja kehitettiin ASIC-piirien suunnitteluprosessi ja -ympäristö. Ympäristöstä suoritetaan suunnitteluprosessia, joka perustuu syntetisoitavan piirin toiminnan mallinnukseen SA/VHDL-menetelmällä. Työtehtäviinjaon jälkeen ympäristöön asennettiin olemassa olevia työkaluja. Suunnitteluympäristön mallinnuksessa työprosessi kuvataan graafiseksi työvuoksi. Työvuo sisältää suunnittelun työvaiheet, työvaiheiden ohjeet ja työkalujen käynnistyskomennot. Työvuot ovat suoritettavia kuvauksia, joita käytettäessä prosessia voidaan mitata, parantaa, kontrolloida ja nopeuttaa. Suunniteltavan prosessimallin vaatimuksiin kuuluivat ylläpito- ja uudelleenkäyttötyövaiheiden suunnitteleminen ja mallintaminen. Ylläpitomenetelmiä työssä olivat suunnitelmatiedostojen hallinta suunnittelussa ja uudelleenkäyttötilanteissa. Uudelleenkäytössä sovellettiin komponentointia ja dokumentointia tukevia menetelmiä. Työn tuloksena saatiin graafinen suunnitteluympäristö, jonka avulla suunnittelu voidaan tehdä helpommin ja nopeammin. Ylläpitomenetelmien avulla parannettiin spesifikaatiomallien uudelleenkäytettävyyttä ja VHDL-kielisen suunnitelman hallintaa.
Translated title of the contributionAdapting of maintenance techniques in VHDL based design process
Original languageFinnish
Place of PublicationEspoo
PublisherVTT Technical Research Centre of Finland
Number of pages74
ISBN (Electronic)951-38-4534-6
ISBN (Print)951-38-4533-8
Publication statusPublished - 1997
MoE publication typeD4 Published development or research report or study

Publication series

SeriesVTT Julkaisuja - Publikationer
Volume823
ISSN1235-0613

Keywords

  • ASIC
  • design environment
  • programming languages
  • computer interfaces
  • workflow

Fingerprint

Dive into the research topics of 'Adapting of maintenance techniques in VHDL based design process'. Together they form a unique fingerprint.

Cite this